summaryrefslogtreecommitdiffstats
path: root/output_files/max80.pin
blob: f53b5d984c53a208fe4917d3931fc0a2c26e54e3 (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
 -- Copyright (C) 2019  Intel Corporation. All rights reserved.
 -- Your use of Intel Corporation's design tools, logic functions 
 -- and other software and tools, and any partner logic 
 -- functions, and any output files from any of the foregoing 
 -- (including device programming or simulation files), and any 
 -- associated documentation or information are expressly subject 
 -- to the terms and conditions of the Intel Program License 
 -- Subscription Agreement, the Intel Quartus Prime License Agreement,
 -- the Intel FPGA IP License Agreement, or other applicable license
 -- agreement, including, without limitation, that your use is for
 -- the sole purpose of programming logic devices manufactured by
 -- Intel and sold by Intel or its authorized distributors.  Please
 -- refer to the applicable agreement for further details, at
 -- https://fpgasoftware.intel.com/eula.
 -- 
 -- This is a Quartus Prime output file. It is for reporting purposes only, and is
 -- not intended for use as a Quartus Prime input file. This file cannot be used
 -- to make Quartus Prime pin assignments - for instructions on how to make pin
 -- assignments, please see Quartus Prime help.
 ---------------------------------------------------------------------------------



 ---------------------------------------------------------------------------------
 -- NC            : No Connect. This pin has no internal connection to the device.
 -- DNU           : Do Not Use. This pin MUST NOT be connected.
 -- VCCINT        : Dedicated power pin, which MUST be connected to VCC  (1.2V).
 -- VCCIO         : Dedicated power pin, which MUST be connected to VCC
 --                 of its bank.
 --                  Bank 1A:       3.3V
 --                  Bank 1B:       3.3V
 --                  Bank 2:       3.3V
 --                  Bank 3:       3.3V
 --                  Bank 4:       3.3V
 --                  Bank 5:       3.3V
 --                  Bank 6:       3.3V
 --                  Bank 7:       3.3V
 --                  Bank 8:       3.3V
 -- GND           : Dedicated ground pin. Dedicated GND pins MUST be connected to GND.
 --                  It can also be used to report unused dedicated pins. The connection
 --                  on the board for unused dedicated pins depends on whether this will
 --                  be used in a future design. One example is device migration. When
 --                  using device migration, refer to the device pin-tables. If it is a
 --                  GND pin in the pin table or if it will not be used in a future design
 --                  for another purpose the it MUST be connected to GND. If it is an unused
 --                  dedicated pin, then it can be connected to a valid signal on the board
 --                  (low, high, or toggling) if that signal is required for a different
 --                  revision of the design.
 -- GND+          : Unused input pin. It can also be used to report unused dual-purpose pins.
 --                  This pin should be connected to GND. It may also be connected  to a
 --                  valid signal  on the board  (low, high, or toggling)  if that signal
 --                  is required for a different revision of the design.
 -- GND*          : Unused  I/O  pin. Connect each pin marked GND* directly to GND
 --                  or leave it unconnected.
 -- RESERVED      : Unused I/O pin, which MUST be left unconnected.
 -- RESERVED_INPUT    : Pin is tri-stated and should be connected to the board.
 -- RESERVED_INPUT_WITH_WEAK_PULLUP    : Pin is tri-stated with internal weak pull-up resistor.
 -- RESERVED_INPUT_WITH_BUS_HOLD       : Pin is tri-stated with bus-hold circuitry.
 -- RESERVED_OUTPUT_DRIVEN_HIGH        : Pin is output driven high.
 ---------------------------------------------------------------------------------



 ---------------------------------------------------------------------------------
 -- Pin directions (input, output or bidir) are based on device operating in user mode.
 ---------------------------------------------------------------------------------

Quartus Prime Version 18.1.1 Build 646 04/11/2019 SJ Lite Edition
CHIP  "max80"  ASSIGNED TO AN: 10M16SCE144C8G

Pin Name/Usage               : Location  : Dir.   : I/O Standard      : Voltage : I/O Bank  : User Assignment
-------------------------------------------------------------------------------------------------------------
VCC_ONE                      : 1         : power  :                   : 3.0V/3.3V :           :                
VCCA6                        : 2         : power  :                   : 3.0V/3.3V :           :                
GND                          : 3         : gnd    :                   :         :           :                
GND                          : 4         : gnd    :                   :         :           :                
VCCA3                        : 5         : power  :                   : 3.0V/3.3V :           :                
esp_int                      : 6         : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
gpio[5]                      : 7         : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
gpio[4]                      : 8         : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
VCCIO1A                      : 9         : power  :                   : 3.3V    : 1A        :                
gpio[3]                      : 10        : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
gpio[2]                      : 11        : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
gpio[1]                      : 12        : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
gpio[0]                      : 13        : bidir  : 3.3-V LVTTL       :         : 1A        : Y              
led[3]                       : 14        : output : 3.3-V LVTTL       :         : 1A        : Y              
gpio_jtagen                  : 15        : bidir  : 3.3-V LVTTL       :         : 1B        : Y              
~ALTERA_TMS~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 16        : input  : 3.3 V Schmitt Trigger :         : 1B        : N              
led[2]                       : 17        : output : 3.3-V LVTTL       :         : 1B        : Y              
~ALTERA_TCK~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 18        : input  : 3.3 V Schmitt Trigger :         : 1B        : N              
~ALTERA_TDI~ / RESERVED_INPUT_WITH_WEAK_PULLUP : 19        : input  : 3.3 V Schmitt Trigger :         : 1B        : N              
~ALTERA_TDO~                 : 20        : output : 3.3-V LVTTL       :         : 1B        : N              
spi_miso                     : 21        : bidir  : 3.3-V LVTTL       :         : 1B        : Y              
spi_mosi                     : 22        : bidir  : 3.3-V LVTTL       :         : 1B        : Y              
VCCIO1B                      : 23        : power  :                   : 3.3V    : 1B        :                
abc_800                      : 24        : input  : 3.3-V LVTTL       :         : 1B        : N              
spi_clk                      : 25        : bidir  : 3.3-V LVTTL       :         : 1B        : Y              
clock_48                     : 26        : input  : 3.3-V LVTTL       :         : 2         : Y              
rtc_32khz                    : 27        : input  : 3.3-V LVTTL       :         : 2         : Y              
esp_io0                      : 28        : bidir  : 3.3-V LVTTL       :         : 2         : Y              
spi_cs_esp_n                 : 29        : bidir  : 3.3-V LVTTL       :         : 2         : Y              
led[1]                       : 30        : output : 3.3-V LVTTL       :         : 2         : Y              
VCCIO2                       : 31        : power  :                   : 3.3V    : 2         :                
tty_rxd                      : 32        : output : 3.3-V LVTTL       :         : 2         : Y              
sr_clk                       : 33        : output : 3.3-V LVTTL       :         : 2         : Y              
VCCA2                        : 34        : power  :                   : 3.0V/3.3V :           :                
VCCA1                        : 35        : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 36        : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 37        : power  :                   : 3.0V/3.3V :           :                
sd_dat[2]                    : 38        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
sd_dat[3]                    : 39        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
VCCIO3                       : 40        : power  :                   : 3.3V    : 3         :                
sr_a[5]                      : 41        : output : 3.3-V LVTTL       :         : 3         : Y              
GND                          : 42        : gnd    :                   :         :           :                
sr_a[6]                      : 43        : output : 3.3-V LVTTL       :         : 3         : Y              
sr_a[7]                      : 44        : output : 3.3-V LVTTL       :         : 3         : Y              
sr_a[8]                      : 45        : output : 3.3-V LVTTL       :         : 3         : Y              
sr_a[9]                      : 46        : output : 3.3-V LVTTL       :         : 3         : Y              
sr_a[11]                     : 47        : output : 3.3-V LVTTL       :         : 3         : Y              
sd_clk                       : 48        : output : 3.3-V LVTTL       :         : 3         : Y              
VCCIO3                       : 49        : power  :                   : 3.3V    : 3         :                
sr_a[12]                     : 50        : output : 3.3-V LVTTL       :         : 3         : Y              
VCC_ONE                      : 51        : power  :                   : 3.0V/3.3V :           :                
sr_cke                       : 52        : output : 3.3-V LVTTL       :         : 3         : Y              
GND                          : 53        : gnd    :                   :         :           :                
sd_dat[0]                    : 54        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
tty_txd                      : 55        : input  : 3.3-V LVTTL       :         : 3         : Y              
sr_dqm[1]                    : 56        : output : 3.3-V LVTTL       :         : 3         : Y              
sr_dq[8]                     : 57        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
sr_dq[9]                     : 58        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
sr_dq[10]                    : 59        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
sr_dq[11]                    : 60        : bidir  : 3.3-V LVTTL       :         : 3         : Y              
i2c_scl                      : 61        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
i2c_sda                      : 62        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
GND                          : 63        : gnd    :                   :         :           :                
sr_dq[12]                    : 64        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
sr_dq[13]                    : 65        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
sd_dat[1]                    : 66        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
VCCIO4                       : 67        : power  :                   : 3.3V    : 4         :                
GND                          : 68        : gnd    :                   :         :           :                
sr_dq[14]                    : 69        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
sr_dq[15]                    : 70        : bidir  : 3.3-V LVTTL       :         : 4         : Y              
VCCA5                        : 71        : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 72        : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 73        : power  :                   : 3.0V/3.3V :           :                
sr_a[4]                      : 74        : output : 3.3-V LVTTL       :         : 5         : Y              
sr_dq[0]                     : 75        : bidir  : 3.3-V LVTTL       :         : 5         : Y              
sr_dq[1]                     : 76        : bidir  : 3.3-V LVTTL       :         : 5         : Y              
sr_dq[2]                     : 77        : bidir  : 3.3-V LVTTL       :         : 5         : Y              
abc_nmi                      : 78        : output : 3.3-V LVTTL       :         : 5         : Y              
sr_dq[3]                     : 79        : bidir  : 3.3-V LVTTL       :         : 5         : Y              
abc_rdy_n                    : 80        : output : 3.3-V LVTTL       :         : 5         : Y              
sr_dq[4]                     : 81        : bidir  : 3.3-V LVTTL       :         : 5         : Y              
VCCIO5                       : 82        : power  :                   : 3.3V    : 5         :                
GND                          : 83        : gnd    :                   :         :           :                
sr_dq[5]                     : 84        : bidir  : 3.3-V LVTTL       :         : 5         : Y              
sr_a[3]                      : 85        : output : 3.3-V LVTTL       :         : 5         : Y              
sr_a[2]                      : 86        : output : 3.3-V LVTTL       :         : 5         : Y              
sr_a[1]                      : 87        : output : 3.3-V LVTTL       :         : 5         : Y              
sd_cmd                       : 88        : output : 3.3-V LVTTL       :         : 6         : Y              
sr_a[0]                      : 89        : output : 3.3-V LVTTL       :         : 6         : Y              
abc_clk                      : 90        : input  : 3.3-V LVTTL       :         : 6         : Y              
sr_a[10]                     : 91        : output : 3.3-V LVTTL       :         : 6         : Y              
sr_ba[1]                     : 92        : output : 3.3-V LVTTL       :         : 6         : Y              
sr_ba[0]                     : 93        : output : 3.3-V LVTTL       :         : 6         : Y              
VCCIO6                       : 94        : power  :                   : 3.3V    : 6         :                
GND                          : 95        : gnd    :                   :         :           :                
sr_cs_n                      : 96        : output : 3.3-V LVTTL       :         : 6         : Y              
spi_cs_flash_n               : 97        : bidir  : 3.3-V LVTTL       :         : 6         : Y              
sr_ras_n                     : 98        : output : 3.3-V LVTTL       :         : 6         : Y              
sr_cas_n                     : 99        : output : 3.3-V LVTTL       :         : 6         : Y              
sr_we_n                      : 100       : output : 3.3-V LVTTL       :         : 6         : Y              
sr_dqm[0]                    : 101       : output : 3.3-V LVTTL       :         : 6         : Y              
sr_dq[7]                     : 102       : bidir  : 3.3-V LVTTL       :         : 6         : Y              
VCCIO6                       : 103       : power  :                   : 3.3V    : 6         :                
GND                          : 104       : gnd    :                   :         :           :                
sr_dq[6]                     : 105       : bidir  : 3.3-V LVTTL       :         : 6         : Y              
tty_rts                      : 106       : input  : 3.3-V LVTTL       :         : 6         : Y              
VCCA3                        : 107       : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 108       : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 109       : power  :                   : 3.0V/3.3V :           :                
abc_ad[7]                    : 110       : bidir  : 3.3-V LVTTL       :         : 7         : Y              
abc_ad[6]                    : 111       : bidir  : 3.3-V LVTTL       :         : 7         : Y              
RESERVED_INPUT_WITH_WEAK_PULLUP : 112       :        :                   :         : 7         :                
abc_ad[5]                    : 113       : bidir  : 3.3-V LVTTL       :         : 7         : Y              
abc_ad[4]                    : 114       : bidir  : 3.3-V LVTTL       :         : 7         : Y              
VCC_ONE                      : 115       : power  :                   : 3.0V/3.3V :           :                
GND                          : 116       : gnd    :                   :         :           :                
VCCIO7                       : 117       : power  :                   : 3.3V    : 7         :                
abc_ad[3]                    : 118       : bidir  : 3.3-V LVTTL       :         : 7         : Y              
abc_ad[2]                    : 119       : bidir  : 3.3-V LVTTL       :         : 7         : Y              
abc_ad[1]                    : 120       : bidir  : 3.3-V LVTTL       :         : 8         : Y              
abc_ad[0]                    : 121       : bidir  : 3.3-V LVTTL       :         : 8         : Y              
abc_xm_n                     : 122       : output : 3.3-V LVTTL       :         : 8         : Y              
abc_memwr_n                  : 123       : input  : 3.3-V LVTTL       :         : 8         : Y              
abc_int_n                    : 124       : output : 3.3-V LVTTL       :         : 8         : Y              
GND                          : 125       : gnd    :                   :         :           :                
RESERVED_INPUT_WITH_WEAK_PULLUP : 126       :        :                   :         : 8         :                
abc_resin                    : 127       : output : 3.3-V LVTTL       :         : 8         : Y              
VCCIO8                       : 128       : power  :                   : 3.3V    : 8         :                
RESERVED_INPUT_WITH_WEAK_PULLUP : 129       :        :                   :         : 8         :                
abc_iowr_n                   : 130       : input  : 3.3-V LVTTL       :         : 8         : Y              
abc_iord_n                   : 131       : input  : 3.3-V LVTTL       :         : 8         : Y              
abc_memrd_n                  : 132       : input  : 3.3-V LVTTL       :         : 8         : Y              
GND                          : 133       : gnd    :                   :         :           :                
abc_adsel[1]                 : 134       : output : 3.3-V LVTTL       :         : 8         : Y              
abc_adsel[0]                 : 135       : output : 3.3-V LVTTL       :         : 8         : Y              
RESERVED_INPUT_WITH_WEAK_PULLUP : 136       :        :                   :         : 8         :                
GND                          : 137       : gnd    :                   :         :           :                
tty_cts                      : 138       : output : 3.3-V LVTTL       :         : 8         : Y              
VCCIO8                       : 139       : power  :                   : 3.3V    : 8         :                
tty_dtr                      : 140       : input  : 3.3-V LVTTL       :         : 8         : Y              
rtc_int_n                    : 141       : input  : 3.3-V LVTTL       :         : 8         : Y              
GND                          : 142       : gnd    :                   :         :           :                
VCCA4                        : 143       : power  :                   : 3.0V/3.3V :           :                
VCC_ONE                      : 144       : power  :                   : 3.0V/3.3V :           :